Effiziente Verifikation der Robustheit integrierter Schaltungen beim Auftreten von elektrostatischen Entladungen
Haiko Morgenstern
2011, 132 S., 220 mm, Softcover
Südwestdeutscher Verlag für Hochschulschriften
ISBN 978-3-8381-2585-5
Inhalt
Elektrostatische Entladungen (ESD) treten im Alltag häufig auf und können integrierte Schaltkreise irreversibel schädigen. Die Verifikation integrierter Schaltkreise (IC) zur Sicherung der Robustheit beim Auftreten von ESD ist ein komplexer Prozess, bei dem Expertenwissen sowohl im Bereich der Technologie als auch der Schaltungstechnik vorhanden sein muss. In dieser Arbeit wurde eine Methodik entwickelt, welche die Schaltungssimulation von integrierten Mixed-Signal-Schaltkreisen beim Auftreten von ESD durch entsprechende Modelle ermöglicht. Weiterhin wurde durch eine Analyse der Simulationsergebnisse und deren Visualisierung die Verifikation und Optimierung der Schaltung hinsichtlich der ESD-Robustheit zum Teil automatisiert und dadurch wesentlich schneller und sicherer. Um die Ausfallmechanismen von ICs beim Auftreten von Entladungen zu modellieren, wurden Vor- und Nachteile der in Frage kommenden Beschreibungssprachen herausgearbeitet. Anschließend wurde detailliert auf die Möglichkeiten effizienter Simulationen mittels verschiedener Analysearten eingegangen. Hierbei lag der Fokus auf der Reduktion der Simulationsdauer, der Konvergenz sowie der Genauigkeit der Ergebnisse.
Verfügbare Formate
Fraunhofer IZM,
* Alle Preise verstehen sich inkl. der gesetzlichen MwSt. Lieferung deutschlandweit und nach Österreich versandkostenfrei. Informationen über die Versandkosten ins Ausland finden Sie hier.