Process Variations and Probabilistic Integrated Circuit Design
Manfred Dietrich, Joachim Haase
2012
2011, xvi, 252 S., 32 Tabellen. 235 mm, Hardcover
Sprache: Englisch
Springer, Berlin
ISBN 978-1-441-96620-9
Manfred Dietrich, Joachim Haase
2012
2011, xvi, 252 S., 32 Tabellen. 235 mm, Hardcover
Sprache: Englisch
Springer, Berlin
ISBN 978-1-441-96620-9
Verfügbare Formate
Publikationslisten zum Thema:
Fraunhofer EAS, circuit design, DFM, design for Manufacturing, embedded system, probabilistic integrated circuit design, process variation,
Fraunhofer EAS, circuit design, DFM, design for Manufacturing, embedded system, probabilistic integrated circuit design, process variation,
* Alle Preise verstehen sich inkl. der gesetzlichen MwSt. Lieferung deutschlandweit und nach Österreich versandkostenfrei. Informationen über die Versandkosten ins Ausland finden Sie hier.